- Владимир Мстиславович Пентковский
-
Владимир Мстиславович Пентковский Дата рождения: Научная сфера: Место работы: Intel
Альма-матер: Награды и премии
Лауреат Государственной премии
Владимир Мстиславович Пентковский — выпускник факультета ФРТК МФТИ, доктор технических наук, главный архитектор процессоров Pentium III, Core 2 Duo, HAL9000, Matrix разработчик высокоуровневого языка программирования Эль-76 для суперкомпьютеров Эльбрус.Содержание
Краткая биография и научные достижения
В. М. Пентковский является выпускником кафедры ЭВМ факультета ФРТК МФТИ 1970 года. С 1970 года работал в Институте точной механики и вычислительной техники, где принимал участие в разработке суперкомпьютеров Эльбрус-1 и Эльбрус-2, создании языка программирования высокого уровня Эль-76. Затем в 1986 году он возглавил разработку 32-разрядного микропроцессора Эль-90 для Эльбруса-3. К 1987 году архитектура микропроцессора была создана, в 1990 году были выпущены первые прототипы. В 1990 году Пентковский начал работу над Эль-91С, взяв за основу микропроцессор Эль-90, но финансирование разработки прекратилось из-за изменения в России политической и экономической системы.
В 1989 году делегация Intel. В 1991 году он начал работать в Pentium, по одной из версий, названный так именно в честь Пентковского. По другой версии, бренд Intel более 400 названий.
В. М. Пентковский воплощал в процессорах Intel выпустила более совершенный процессор Pentium Pro, который был схож по своим характеристикам с микропроцессором Эль-90, но не догнал его. Главным архитектором этого процессора считается именно В. М. Пентковский. В настоящее время Пентковский разрабатывает следующие поколения процессоров
Звания и награды
Доктор технических наук.
Лауреат Государственной премии.Публикации
Пентковский В. М. Автокод Эльбрус. Принципы построения языка и руководство к использованию / под редакцией Ершова А. П. — М.: Наука, 1985
Пентковский В. М. Язык программирования Эль-76. Принципы построения языка и руководство к пользованию, 364 с схем. 20 см, 2-е изд., испр. и доп. М. Наука 1989Патенты
Список патентовShared cache structure for temporal and non-temporal instructions
Efficient utilization of write-combining buffers
Pipelined processing of short data streams using data prefetching
Processing polygon meshes using mesh pool window
System and method for cache sharing
Method and apparatus for shared cache coherency for a chip multiprocessor or multiprocessor system
Method and apparatus for floating point operations and format conversion operations
Multiprocessor-scalable streaming data server arrangement
Method and apparatus for performing cache segment flush and cache segment invalidation operations
Method and system for efficient handlings of serial and parallel java operations
Selective interrupt delivery to multiple processors having independent operating systems
Executing partial-width packed data instructions
Method and apparatus for processing 2D operations in a tiled graphics architecture
Method and apparatus for efficiently processing vertex information in a video graphics system
Ссылки
Источники
Wikimedia Foundation. 2010.